基于FPGA的CAMERALINK编码(纯FPGA)

2023-09-23 18 0

概述

        提到CAMERALINK的编码,不得不提的两个方案,其中一为使用专用芯片解码,其二为使用FPGA解码,这两方法博主都是验证过,只能说各有优缺点,具体选择那种还要看,整体方案以及成本控制要求。本文说明芯片解码的方案,及部分重要代码,至于用FPGA方案,则再后续专门说明。

        提到芯片选择,则不得不提TI公司的芯片DS90CR288A和DS90CR287这两个兄弟,它们本身支持25Mhz~85Mhz的图像速率,在此区间可传输视频主要包含27Mhz标准的PAL和NTSC数据,54Mhz的标清图像,以及74.25Mhz的高清图像(720P@60和1080P@30),有的小伙伴问我想传输1080P@60的图像怎么,Cameralink已经准备好了Medium格式,后续在说明,先以BASE模式作为基础

        注:文章内仅包含核心部分代码,非整个工程

编码模块说明

        相对芯片编码来说,FPGA编码其实完成的是同一个功能,即把并口数据转换为LVDS模式数据,模块功能图如下

FPGA内部将RGB数据、YUV数据、RAW数据等图像数据按照映射关系填充到28个数据内,如图下所示。

代码编程
赞赏

相关文章

【数据结构周周练】034 奇偶排序算法原理详解(上海大学832计算机组成原理与数据结构原题)
考研结束,一起聊聊考研中的故事
【积跬步以至千里】关于文化自信与支持国产的个人理解,附加WPS关闭广告或消息推送
【数据结构周周练】033 冒泡排序算法原理详解及代码分享
【数据结构周周练】032 折半插入排序算法原理详解及代码分享
【数据结构周周练】031 直接插入排序算法原理详解及代码分享